🐳
南软佛脚玩乐指南
Github
  • 欢迎
  • 南软
    • 课程&培养方案介绍
  • 佛脚
    • 微积分 I/II
    • CPL
    • 计算系统基础
    • 软件工程与计算 I
    • 离散数学
    • 需求与商业模式创新
      • 商业模式部分笔记
      • 需求部分笔记
      • 往年卷
    • 线性代数
    • 互联网计算
      • 01-计算机网络及其参考模型
      • 02-物理层
      • 03-数据链路层
      • 04-网络层
      • 05-传输层
      • 06-应用层
      • 07-路由
      • 08-路由协议
      • 09-VLAN
      • 10-广域网 & PPP
      • 11-网络安全 & ACL
      • 12-DHCP
      • 20-复习
      • 21-常见报文汇总
      • 22-往年卷要点汇总
      • 名词解释
      • 大作业要求
      • 实验考试要求
      • 小测及答案
    • 计算机组织结构
      • 01-概述
      • 02-计算机的顶层视图
      • 03-数据表示
      • 04-校验码
      • 05-整数运算
      • 06-浮点运算
      • 07-BCD运算
      • 08-内部存储器
      • 09-Cache
      • 10-外部存储器
      • 11-RAID
      • 12-虚拟存储器
      • 13-指令系统
      • 14-指令流水线
      • 15-控制器
      • 16-总线
      • 17-输入输出
      • 20-复习
      • 机考
        • 2024-12
        • 2020-12
    • 数据结构与算法
    • 密码学原理
    • 计算机系统基础实验选修
  • 玩乐
    • 吃喝
      • 鼓楼周边
      • 仙林周边
      • 南京市内
    • 旅游
      • 春日赏花
      • 宁杭线
  • 交通
  • 指南
    • 获取下载密码
    • 添砖加瓦
由 GitBook 提供支持
在本页
  • CPU(5、6、7、13、15)
  • 储存器(3、8、13)
  • IO(17)
  • 总线(16)
在GitHub上编辑
  1. 佛脚
  2. 计算机组织结构

02-计算机的顶层视图

CPU(5、6、7、13、15)

  • CPU的频率不能无限提高 -> 改进CPU芯片结构(14)

  • 内存墙:主存和CPU之间传输数据的速度跟不上CPU的速度:采用高速缓存(9)

    • 添加一级或多级缓存以减少存储器访问频率并提高数据传输速率

    • 增大总线的数据宽度,来增加每次所能取出的位数

  • CPU等待IO:采用中断机制,将中断周期加入指令周期(顺序中断处理、嵌套中断处理)(17)

储存器(3、8、13)

  • 层次式储存结构:使用存储器层次结构 而不是依赖单个存储器组件(8、9、10、11、12)

IO(17)

  • 不同设备间差异大:设立缓冲区

  • 新的接口

  • 不同的IO操作技术

总线(16)

  • 控制信号只能从CPU发出

  • 控制线不能复用,数据线和地址线可以复用

  • 所有的互联取消

    • 好处:提高利用率

    • 坏处:冲突,总线同一时刻只能在一对设备间传输信息

上一页01-概述下一页03-数据表示

最后更新于3个月前